Search In this Thesis
   Search In this Thesis  
العنوان
Design and implementation of physical layer for high speed ethernet system /
المؤلف
Salem, Eman Salem Abdel Aziz.
هيئة الاعداد
باحث / ايمان سالم عبد العزيز سالم
مشرف / عبد الحليم عبد النبى عبد اللطيف ذكرى
مناقش / حسام لبيب عبد الفتاح زايد
مناقش / عبد الحليم عبد النبى عبد اللطيف ذكرى
الموضوع
Electric currents Grounding. Electric wiring Safety measures.
تاريخ النشر
2019.
عدد الصفحات
137 p. :
اللغة
الإنجليزية
الدرجة
ماجستير
التخصص
الهندسة الكهربائية والالكترونية
تاريخ الإجازة
1/1/2019
مكان الإجازة
جامعة بنها - كلية الهندسة ببنها - الهندسة الكهربية
الفهرس
Only 14 pages are availabe for public view

from 137

from 137

Abstract

الإرسال الرقمي يعتبر الجزء الأكبر من شبكات الاتصالات الرقمية . ويستند جوهر شبكات الاتصالات على وسائط النقل الرقمي .حيث تتبادل شبكات المناطق المحلية المعلومات الخاصة بها على وسائط النقل الرقمي (الايثرنت) . الإيثرنت هي مجموعة من تقنيات الشبكات الحاسوبية المستخدمة عادة في الشبكات المحلية. تعبر الايثرنت عن مجموعة من القواعد لتوصيف طريقة الربط الفيزيائى ونقل البيانات بين مجموعة من محطات العمل فى الشبكات المحلية وتعتبر تمثيلا للطبقتين الاولى ( الطبقة الفيزيائية ) والطبقة الثانية ( طبقة ربط المعلومات) فى توصيف نظم الاتصال المفتوحة. تكنولوجيا الإيثرنت تطورت باستمرار من أجل تلبية متطلبات لا تنتهي أبدا لمعدلات أسرع في نقل البيانات. من خلال هذا التطور المستمر قد وصلت إلى أداء أعلى مثل 10 جيجابت إيثرنت و 25 و 100 جيجابت إيثرنت.الغرض من هذا البحث هو مد بروتوكول 802.3 إلى سرعات التشغيل 25 جيجابت / ثانية و 100 جيجابت / ثانية من أجل تحقيق زيادة كبيرة في عرض النطاق الترددي مع الحفاظ على أقصى قدر من التوافق مع اساس 802.3 والاستثمار السابق في مجال البحث و التطوير.هذا البحث ضرورى لتقديم حل للتطبيقات التي تحتاج إلى عرض نطاق ترددي بما يتجاوز القدرات الحالية وتشمل مراكز البيانات، تبادل الإنترنت، والحوسبة عالية الأداء وارسال واستقابل الفيديو. في هذا البحث، سوف نقوم بتصميم السرعات العالية للطبقة الفيزيائية لجهاز الإرسال والاستقبال لنظام الإيثرنت، وتنفيذ القوالب البنائية الأساسية الخاصة بها باستخدام أداة VHDL ثم اختبار تنفيذها. في هذا العمل البحثي ، سوف نقدم التصميم والتنفيذ ASIC الكامل لتصنيع اجهزة الارسال والاستقبال لللانظمة المختلفة للارسال الرقمى عبر الألياف البصرية. لقد صممنا أنظمة إرسال واستقبال Ethernet عالية السرعة بسرعة 1 جيجابت / ثانية و 10 جيجابت / ثانية و 25 جيجابت / ثانية و 100 جيجابت / ثانية. تم تصميم هذه الانظمة باستخدام لغة VHDL “” وتم تنفيذها باستخدام تكنولوجيا NCSU45nm CMOS باستخدام الخلايا القياسية لـ FreePDK45 وايضا تم استخدام تقنية UMC 90nm CMOS. للحصول على التصميم النهائي ، يتم استخدام أدوات EDA للمحاكاة والتنفيذ الفعلي وفحص الأخطاء.